《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > EDA與制造 > 業(yè)界動(dòng)態(tài) > 臺(tái)積電2nm工藝正式官宣 2024年問世

臺(tái)積電2nm工藝正式官宣 2024年問世

2019-09-19
關(guān)鍵詞: 臺(tái)積電 2nm

1.jpg

  在今天開幕的科技創(chuàng)新論壇會(huì)議上,臺(tái)積電研發(fā)負(fù)責(zé)人,、技術(shù)研究副總經(jīng)理黃漢森除了探討未來半導(dǎo)體工藝延續(xù)到0.1nm的可能之外,,還宣布了一個(gè)重要消息——臺(tái)積電已經(jīng)啟動(dòng)2nm工藝研發(fā),預(yù)計(jì)四年后問世,。

  在臺(tái)積電目前的工藝規(guī)劃中,,7nm工藝去年已經(jīng)量產(chǎn),7nm+首次引入EUV極紫外光刻技術(shù),,目前已經(jīng)投入量產(chǎn),;

2.jpg

  6nm只是7nm的一個(gè)升級(jí)版,明年第一季度試產(chǎn),;

  5nm全面導(dǎo)入EUV極紫外光刻,,已經(jīng)開始風(fēng)險(xiǎn)性試產(chǎn),明年底之前量產(chǎn),,蘋果A14,、AMD五代銳龍(Zen 4都有望采納),之后還有個(gè)增強(qiáng)版的N5P工藝,。

  3nm有望在2021年試產(chǎn),、2022年量產(chǎn)。

  在3nm之后就要進(jìn)入2nm工藝了,實(shí)際上臺(tái)積電今年6月份就宣布研發(fā)2nm工藝了,,工廠設(shè)置在位于臺(tái)灣新竹的南方科技園,,預(yù)計(jì)2024年投入生產(chǎn)。

  按照臺(tái)積電給出的指標(biāo),,2nm工藝是一個(gè)重要節(jié)點(diǎn),,Metal Track(金屬單元高度)和3nm一樣維持在5x,同時(shí)Gate Pitch(晶體管柵極間距)縮小到30nm,,Metal Pitch(金屬間距)縮小到20nm,,相比于3nm都小了23%。

  不過臺(tái)積電沒有透露2nm工藝所需要的技術(shù)和材料,,性能,、功耗等指標(biāo)更是無從談起。



本站內(nèi)容除特別聲明的原創(chuàng)文章之外,,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章,、圖片,、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者,。如涉及作品內(nèi)容,、版權(quán)和其它問題,請(qǐng)及時(shí)通過電子郵件或電話通知我們,,以便迅速采取適當(dāng)措施,,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118,;郵箱:[email protected],。