《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > EDA與制造 > 業(yè)界動態(tài) > 芯和半導(dǎo)體聯(lián)合新思科技業(yè)界首發(fā),, 前所未有的“3DIC先進封裝設(shè)計分析全流程”EDA平臺

芯和半導(dǎo)體聯(lián)合新思科技業(yè)界首發(fā), 前所未有的“3DIC先進封裝設(shè)計分析全流程”EDA平臺

2021-08-30
來源:互聯(lián)網(wǎng)

  國產(chǎn)EDA行業(yè)的領(lǐng)軍企業(yè)芯和半導(dǎo)體發(fā)布了前所未有的“3DIC先進封裝設(shè)計分析全流程”EDA平臺,。該平臺聯(lián)合了全球EDA排名第一的新思科技,,是業(yè)界首個用于3DIC多芯片系統(tǒng)設(shè)計分析的統(tǒng)一平臺,為客戶構(gòu)建了一個完全集成,、性能卓著且易于使用的環(huán)境,,提供了從開發(fā)、設(shè)計,、驗證,、信號完整性仿真、電源完整性仿真到最終簽核的3DIC全流程解決方案,。

  隨著芯片制造工藝不斷接近物理極限,,芯片的布局設(shè)計——異構(gòu)集成的3DIC先進封裝(以下簡稱“3DIC”)已經(jīng)成為延續(xù)摩爾定律的最佳途徑之一。3DIC將不同工藝制程,、不同性質(zhì)的芯片以三維堆疊的方式整合在一個封裝體內(nèi),,提供性能、功耗,、面積和成本的優(yōu)勢,,能夠為5G移動、HPC,、AI,、汽車電子等領(lǐng)先應(yīng)用提供更高水平的集成、更高性能的計算和更多的內(nèi)存訪問,。然而,,3DIC作為一個新的領(lǐng)域,之前并沒有成熟的設(shè)計分析解決方案,,使用傳統(tǒng)的脫節(jié)的點工具和流程對設(shè)計收斂會帶來巨大的挑戰(zhàn),,而對信號、電源完整性分析的需求也隨著垂直堆疊的芯片而爆發(fā)式增長。

  芯和半導(dǎo)體此次發(fā)布的3DIC先進封裝設(shè)計分析全流程EDA平臺,,將芯和2.5D/3DIC先進封裝分析方案Metis與新思 3DIC Compiler現(xiàn)有的設(shè)計流程無縫結(jié)合,,突破了傳統(tǒng)封裝技術(shù)的極限,能同時支持芯片間幾十萬根數(shù)據(jù)通道的互聯(lián),。該平臺充分發(fā)揮了芯和在芯片-Interposer-封裝整個系統(tǒng)級別的協(xié)同仿真分析能力,;同時,它首創(chuàng)了“速度-平衡-精度”三種仿真模式,,幫助工程師在3DIC設(shè)計的每一個階段,,能根據(jù)自己的應(yīng)用場景選擇最佳的模式,以實現(xiàn)仿真速度和精度的權(quán)衡,,更快地收斂到最佳解決方案,。

  芯和半導(dǎo)體聯(lián)合創(chuàng)始人、高級副總裁代文亮博士表示:“在3DIC的多芯片環(huán)境中,,僅僅對單個芯片進行分析已遠遠不夠,,需要上升到整個系統(tǒng)層面一起分析。芯和的Metis與新思的 3DIC Compiler的集成,,為工程師提供了全面的協(xié)同設(shè)計和協(xié)同分析自動化功能,,在設(shè)計的每個階段都能使用到靈活和強大的電磁建模仿真分析能力,更好地優(yōu)化其整體系統(tǒng)的信號完整性和電源完整性,。通過減少 3DIC 的設(shè)計迭代加快收斂速度,,使我們的客戶能夠在封裝設(shè)計和異構(gòu)集成架構(gòu)設(shè)計方面不斷創(chuàng)新?!?/p>




mmexport1621241704608.jpg


本站內(nèi)容除特別聲明的原創(chuàng)文章之外,,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點,。轉(zhuǎn)載的所有的文章,、圖片,、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有,。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權(quán)者。如涉及作品內(nèi)容,、版權(quán)和其它問題,,請及時通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,,避免給雙方造成不必要的經(jīng)濟損失,。聯(lián)系電話:010-82306118;郵箱:[email protected],。