《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 人工智能 > 業(yè)界動態(tài) > Cadence 推出開拓性的 Virtuoso Studio

Cadence 推出開拓性的 Virtuoso Studio

以人工智能為助力,,開啟模擬,、定制和 RFIC 設(shè)計(jì)的未來
2023-04-20
來源:Cadence

  ·這是一個業(yè)界用于打造差異化定制芯片的領(lǐng)先平臺,可借助生成式 AI 技術(shù)顯著提升設(shè)計(jì)生產(chǎn)力,;

  ·Virtuoso Studio 與 Cadence 最前沿的技術(shù)和最新的底層架構(gòu)集成,,助力設(shè)計(jì)工程師在半導(dǎo)體和 3D-IC 設(shè)計(jì)方面取得新突破,;

  ·依托 30 年來在全線工藝技術(shù)方面取得的行業(yè)領(lǐng)先地位,將大型設(shè)計(jì)的生產(chǎn)力提升 3 倍,,助力塑造未來格局,。

  中國上海,2023 年 4 月 20 日 —— 楷登電子(美國 Cadence 公司,,NASDAQ:CDNS)今日宣布,,推出新一代定制設(shè)計(jì)平臺 Cadence? Virtuoso? Studio,以提供更好的設(shè)計(jì)體驗(yàn),,引領(lǐng)定制模擬設(shè)計(jì)的未來,。Virtuoso Studio 采用全新的底層架構(gòu),以獨(dú)特的方法來管理設(shè)計(jì)流程,,可將當(dāng)今大型設(shè)計(jì)的設(shè)計(jì)同步吞吐量提升 3 倍,,助力客戶滿足激進(jìn)的上市時間要求。

  Virtuoso Studio 解決了客戶在設(shè)計(jì)大型復(fù)雜項(xiàng)目時遇到的挑戰(zhàn),,讓他們可以分析和驗(yàn)證設(shè)計(jì),,確保在整個設(shè)計(jì)周期都符合設(shè)計(jì)意圖。這個新平臺可與其他 Cadence 解決方案集成,,包括 Cadence Spectre? Simulation Platform,、Cadence Allegro? PCB Design 和 Cadence Pegasus? Verification System,,消除了不同設(shè)計(jì)領(lǐng)域之間存在已久的壁壘,還可有效加快設(shè)計(jì)收斂,。Virtuoso Studio 最近與 AWR? Microwave Office? 解決方案實(shí)現(xiàn)了集成,,此外,用戶可以在 Virtuoso Layout Suite 套件內(nèi)直接調(diào)用 Pegasus 設(shè)計(jì)規(guī)則檢查(DRC)和電路版圖對比檢查(LVS)功能,。因此在創(chuàng)建 layout 時,,可以進(jìn)行高級毫米波設(shè)計(jì)和交互式簽核質(zhì)量分析。另外,,用戶可以通過 Virtuoso Studio 訪問 Spectre Simulation Platform,包括 Spectre X 仿真器和 Spectre FX 仿真器,,分析大型模擬和混合信號設(shè)計(jì),。

  新推出的 Virtuoso Studio 平臺延續(xù)了 Cadence 一貫的出色使用體驗(yàn),并致力于通過以下優(yōu)勢來解決日益增長的設(shè)計(jì)復(fù)雜性挑戰(zhàn):

  ·經(jīng)過驗(yàn)證解決方案:Virtuoso Studio 提供性能可靠且經(jīng)過驗(yàn)證的解決方案,,為業(yè)界領(lǐng)先的公司和代工廠提供 Cadence 30 年來始終如一的品質(zhì),,幫助他們完成模擬、RFIC 和混合信號設(shè)計(jì),。

  ·提高生產(chǎn)力:設(shè)計(jì)團(tuán)隊(duì)可以利用全面的平面和基于 FinFET 的版圖自動化技術(shù)以及新的布線解決方案,,提升工程設(shè)計(jì)生產(chǎn)力。

  ·云就緒:Virtuoso Studio 提供大規(guī)??蓴U(kuò)展的云就緒解決方案,,可輕松將數(shù)百個仿真擴(kuò)展至數(shù)千個??梢葬槍蛻羰走x的云供應(yīng)商進(jìn)行優(yōu)化,,也支持私有云部署。

  ·生成式 AI 助力設(shè)計(jì)遷移:該解決方案得到了晶圓代工廠的支持,,可輕松完成原理圖和 layout 工藝遷移,。Virtuoso ADE Suite 內(nèi)的工具可在遷移后快速讓設(shè)計(jì)找回重心,并進(jìn)行設(shè)計(jì)驗(yàn)證,,確??蛻粼诰o張的工期下順利將產(chǎn)品推向市場??蛻艨梢岳?AI 工具,,使用現(xiàn)有 IP,也可將其進(jìn)行轉(zhuǎn)換,,用于未來的新一代設(shè)計(jì),。

  ·3D-IC 集成:Virtuoso Studio 允許對先進(jìn)節(jié)點(diǎn)、模擬/射頻封裝/模塊和光電系統(tǒng)的 2.5D 和 3D 設(shè)計(jì)進(jìn)行異構(gòu)集成,。

  Virtuoso Studio 走在行業(yè)前沿,,革新了傳統(tǒng)的定制設(shè)計(jì)工具,助力客戶及時、準(zhǔn)確地完成設(shè)計(jì),。新增的 Design Space Optimization 功能讓客戶可以利用 AI 算法探索彼此沖突的規(guī)格參數(shù),,在設(shè)計(jì)流程遷移后維持設(shè)計(jì)重心。Virtuoso Studio 的代碼和算法經(jīng)過優(yōu)化,,加快了 layout 和原理圖工具的交互式編輯,,而多線程技術(shù)則可以并行加速渲染、連接關(guān)系提取和設(shè)計(jì)規(guī)則檢查,。此外,,Cadence Spectre FMC Analysis 集成在 Virtuoso Studio 平臺內(nèi),提供完整的基于機(jī)器學(xué)習(xí)(ML)的蒙特卡洛變化解決方案,,與原始的蒙特卡洛分析相比,,對驗(yàn)證 3 到 6 西格瑪成品率提供數(shù)量級的速度提升。

  “Cadence 持續(xù)致力于為客戶提供更全面的集成式工具和解決方案,,幫助他們更輕松地設(shè)計(jì)和驗(yàn)證新興異構(gòu)系統(tǒng),,”Cadence 公司高級副總裁兼定制 IC 和 PCB 事業(yè)部總經(jīng)理 Tom Beckley 表示,“Virtuoso Studio 為模擬,、混合信號,、射頻和光電設(shè)計(jì)設(shè)定了新的行業(yè)標(biāo)準(zhǔn)??蛻艨梢酝ㄟ^各種改進(jìn)后的功能來應(yīng)對最新的設(shè)計(jì)挑戰(zhàn),,并獲得 Virtuoso 始終如一的出色使用體驗(yàn)?!?/p>

  Virtuoso Studio 支持 Cadence 的智能系統(tǒng)設(shè)計(jì)(Intelligent System Design?)戰(zhàn)略,,旨在實(shí)現(xiàn)系統(tǒng)級芯片 SoC 的卓越設(shè)計(jì)。

61.JPG

  客戶評價:

  “對于復(fù)雜的系統(tǒng)級產(chǎn)品開發(fā)而言,,IC 和封裝協(xié)同設(shè)計(jì)非常重要,,因此 ADI 與 Cadence 在開發(fā) Virtuoso Studio 的過程中緊密合作,力求滿足我們下一代系統(tǒng)設(shè)計(jì)平臺的需求,?!?/p>

  -Syam Veluri,Analog Devices 工程賦能部高級總監(jiān)

  “在聯(lián)發(fā)科,,我們使用最新的工藝技術(shù)突破了芯片設(shè)計(jì)的極限,。將 Virtuoso Studio 中新引入的器件布線技術(shù)用于前沿工藝后,我們提高了自動化水平,,獲得了出色的結(jié)果并且加快了產(chǎn)品上市速度,。”

  -Ching San Wu,,聯(lián)發(fā)科企業(yè)副總裁

  “Cadence 和瑞薩在模擬設(shè)計(jì)自動化領(lǐng)域密切合作超過 20 年,,堅(jiān)持致力于實(shí)現(xiàn)更高的設(shè)計(jì)效率和設(shè)計(jì)質(zhì)量,。有了新推出的 Virtuoso Studio 平臺,我們期待通過更自動化的設(shè)計(jì)環(huán)境進(jìn)行新的流程遷移,,并通過基于 AI 的自動化功能來提高設(shè)計(jì)生產(chǎn)力,。”

  -后藤信彥,,瑞薩共通 EDA 技術(shù)開發(fā)統(tǒng)括部設(shè)計(jì)自動化部總監(jiān)

  “TSMC 與 Cadence 合作開發(fā) Virtuoso 定制設(shè)計(jì)平臺已有三十多年之久,。隨著 Virtuoso Studio 平臺的推出,我們期待著與 Cadence 繼續(xù)合作,,在世界上最復(fù)雜的工藝技術(shù)領(lǐng)域?yàn)槲覀兊目蛻籼峁└把氐墓ぞ唛_發(fā)和下一代設(shè)計(jì)支持,。”

  -Dan Kochpatcharin,,TSMC 設(shè)計(jì)基礎(chǔ)設(shè)施管理部負(fù)責(zé)人



更多精彩內(nèi)容歡迎點(diǎn)擊==>>電子技術(shù)應(yīng)用-AET<<

mmexport1621241704608.jpg

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn),。轉(zhuǎn)載的所有的文章、圖片,、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有,。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容,、版權(quán)和其它問題,,請及時通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,,避免給雙方造成不必要的經(jīng)濟(jì)損失,。聯(lián)系電話:010-82306118;郵箱:[email protected],。