《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > EDA與制造 > 業(yè)界動態(tài) > 消息稱臺積電研究新的先進芯片封裝技術(shù)

消息稱臺積電研究新的先進芯片封裝技術(shù)

矩形代替圓形晶圓
2024-06-20
來源:IT之家
關(guān)鍵詞: 臺積電 先進芯片封裝 晶圓

6 月 20 日消息,,援引日經(jīng)亞洲報道,臺積電在研究一種新的先進芯片封裝方法,,使用矩形基板,,而不是傳統(tǒng)圓形晶圓,從而在每個晶圓上放置更多的芯片,。

消息人士透露,,矩形基板目前正在試驗中,尺寸為 510 mm 乘 515 mm,,可用面積是圓形晶圓的三倍多,,采用矩形意味著邊緣剩余的未使用面積會更少。

報道稱,,這項研究仍然處于早期階段,,在新形狀基板上的尖端芯片封裝中涂覆光刻膠是瓶頸之一,需要像臺積電這樣擁有深厚財力的芯片制造商來推動設(shè)備制造商改變設(shè)備設(shè)計,。

在芯片制造中,,芯片封裝技術(shù)曾被認為技術(shù)含量較低,但它在保持半導體進步速度方面變得越來越重要,,對于像英偉達 H200 或 B200 這樣的 AI 計算芯片,,僅僅使用最先進的芯片生產(chǎn)技術(shù)是不夠的。

以 B200 芯片組為例,,臺積電首創(chuàng)的先進芯片封裝技術(shù) CoWoS 可以將兩個 Blackwell 圖形處理單元結(jié)合在一起,,并與八個高帶寬內(nèi)存(HBM)連接,從而實現(xiàn)快速數(shù)據(jù)吞吐量和加速計算性能,。

臺積電為英偉達,、AMD、亞馬遜和谷歌生產(chǎn) AI 芯片的先進芯片堆疊和組裝技術(shù)使用的是 12 英寸硅晶圓,,這是目前最大的晶圓,。隨著芯片尺寸的增加,, 12 英寸晶圓逐漸變得不夠用。

消息人士表示,,在一片 12 英寸晶圓上只能制造 16 套 B200,,這還是在生產(chǎn)良率為 100% 的情況下。根據(jù)摩根士丹利的估計,,較早的 H200 和 H100 芯片可以在一片晶圓上封裝大約 29 套,。


Magazine.Subscription.jpg

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,,并不代表本網(wǎng)站贊同其觀點,。轉(zhuǎn)載的所有的文章、圖片,、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有,。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權(quán)者。如涉及作品內(nèi)容,、版權(quán)和其它問題,,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,,避免給雙方造成不必要的經(jīng)濟損失,。聯(lián)系電話:010-82306118;郵箱:[email protected],。