基于DSP和FPGA的開(kāi)環(huán)多碼型誤碼測(cè)試儀的設(shè)計(jì) | |
所屬分類(lèi):技術(shù)論文 | |
上傳者:aet | |
文檔大?。?span>335 K | |
標(biāo)簽: DSP | |
所需積分:0分積分不夠怎么辦,? | |
文檔介紹:實(shí)現(xiàn)了一種基于DSP和FPGA 的開(kāi)環(huán)多碼型誤碼測(cè)試儀,,并能達(dá)到要求的 10^-3≤ρ≤10^-10檢測(cè)靈敏度。偽隨機(jī)碼生成器用于生成由ITU推薦的用于誤碼測(cè)試的偽隨機(jī)序列,。誤碼測(cè)試儀可以進(jìn)行開(kāi)環(huán)測(cè)試,,擁有五種測(cè)試碼型可以選擇,,而且實(shí)現(xiàn)了盲檢測(cè),, 測(cè)試的方法靈活,,可測(cè)試的設(shè)備廣泛,擴(kuò)展性較好,。 | |
現(xiàn)在下載 | |
VIP會(huì)員,,AET專(zhuān)家下載不扣分;重復(fù)下載不扣分,,本人上傳資源不扣分,。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2