基于FPGA的指針反饋式低功耗Viterbi譯碼器設計 | |
所屬分類:技術(shù)論文 | |
上傳者:aet | |
文檔大?。?span>491 K | |
標簽: 低功耗 ViterbiViterbi編譯器 FPG | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:為了滿足復雜的無線通信系統(tǒng)功耗以及性能要求,,提出并設計了一種指針反饋式Viterbi譯碼器,。該譯碼器使相鄰時刻的各狀態(tài)轉(zhuǎn)移滿足單向一對一指向關(guān)系,并根據(jù)傳統(tǒng)譯碼器初始譯碼狀態(tài)從狀態(tài)0延伸的特點,,通過每一時刻不斷更新的狀態(tài)指針指向當前時刻譯碼路徑狀態(tài),,同時輸出譯碼結(jié)果。算法仿真以及FPGA和CMOS綜合結(jié)果表明,,該譯碼器功耗降低60%,,譯碼延時小,并且在信噪比較高的情況下有很好的譯碼性能,,特別適用于約束長度大,、譯碼狀態(tài)數(shù)多的情況。 | |
現(xiàn)在下載 | |
VIP會員,,AET專家下載不扣分;重復下載不扣分,,本人上傳資源不扣分,。 |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2