《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 新品快遞 > Altera與TSMC聯合開發(fā)世界上第一款異質混合3D IC測試平臺,,采用了CoWoSTM 工藝

Altera與TSMC聯合開發(fā)世界上第一款異質混合3D IC測試平臺,,采用了CoWoSTM 工藝

Altera利用TSMC的CoWoS制造和裝配工藝,,開發(fā)下一代3D器件
2012-03-23

    Altera公司(Nasdaq: ALTR)與TSMC (TWSE: 2330, NYSE: TSM)今天宣布,使用TSMC的芯片-晶圓-基底 (CoWoS)集成工藝,,聯合開發(fā)了世界上第一款異質混合3D IC測試平臺,。異質混合3D IC是一種創(chuàng)新技術,,在一個器件中可實現多種技術的堆疊,,包括模擬電路、邏輯和存儲器等,,從而使業(yè)界超越了摩爾定律,。TSMC的集成CoWoS工藝為半導體公司提供開發(fā)3D IC和端到端解決方案,,包括前端制造工藝以及后端裝配和測試解決方案。

    Altera是第一家使用TSMC的CoWoS工藝,,開發(fā)并完成異質混合測試平臺的半導體公司,。利用這一平臺以及其他測試平臺,Altera能夠迅速測試其3D IC的功能和可靠性,,以確保滿足良率和性能目標,。TSMC的CoWoS工藝結合Altera在硅片和知識產權(IP)方面的技術領先優(yōu)勢,為高速而具成本效益的3D IC產品開發(fā)和未來部署奠定了基礎,。

    Altera在異質混合3D IC方面的理念包括,,開發(fā)衍生器件支持用戶根據他們的應用需求,使用各種硅片IP并能夠相互匹配,。Altera將充分發(fā)揮在FPGA技術上的領先優(yōu)勢,,在FPGA中集成各種技術,包括,,CPU,、ASIC、ASSP,,以及存儲器和光器件等,。Altera的3D IC支持用戶采用靈活的FPGA來突出其在應用上的優(yōu)勢,同時提高系統(tǒng)性能,,降低系統(tǒng)功耗和系統(tǒng)成本,,減小外形封裝。

    Altera全球運營和工程資深副總裁Bill Hata評論說:“我們與IMEC和SEMATECH等標準組織合作,,使用TSMC前沿的CoWoS制造和裝配工藝,,這非常有利于我們在恰當的時間,為用戶交付功能最適合的異質混合3D器件,。在器件中實現異質混合3D功能使我們能夠繼續(xù)技術創(chuàng)新之路,,保持領先優(yōu)勢,超越摩爾定律,。”

    TSMC北美地區(qū)總裁Rick Cassidy評論說:“與Altera的合作要追溯到20年前,,那時,我們密切協(xié)作,,開發(fā)了最前沿的制造工藝和半導體技術,。與Altera合作開發(fā)下一代3D IC器件是一個很好的例子,展示兩家公司如何可以共同努力推動半導體技術到另一個層面,。

    CoWoS是一種集成工藝技術,,通過芯片-晶圓(CoW)綁定工藝,將器件硅片芯片集成到晶圓片上。CoW芯片與基底直接連接(CoW-On-Substrate),,形成最終的元器件,。通過將器件硅片集成到初始的厚晶圓硅片上再完成制程工藝,可以避免因為加工而引發(fā)的翹變問題,。

      TSMC 計劃提供CoWoS為一個一站式制造服務,。

本站內容除特別聲明的原創(chuàng)文章之外,轉載內容只為傳遞更多信息,,并不代表本網站贊同其觀點,。轉載的所有的文章、圖片,、音/視頻文件等資料的版權歸版權所有權人所有,。本站采用的非本站原創(chuàng)文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容,、版權和其它問題,,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,,避免給雙方造成不必要的經濟損失,。聯系電話:010-82306118;郵箱:[email protected],。