HART調(diào)制解調(diào)芯片高速通信接口設(shè)計(jì) | |
所屬分類(lèi):技術(shù)論文 | |
上傳者:aetmagazine | |
文檔大?。?span>795 K | |
標(biāo)簽: 通信芯片架構(gòu) 芯片互聯(lián) HART通信協(xié)議 | |
所需積分:0分積分不夠怎么辦,? | |
文檔介紹:針對(duì)當(dāng)下工廠設(shè)備間設(shè)備量以及傳輸數(shù)據(jù)量龐大問(wèn)題,,設(shè)計(jì)了一種新型的HART調(diào)制解調(diào)芯片接口,,通過(guò)AXI4總線(xiàn)接口代替?zhèn)鹘y(tǒng)的UART接口,,加速HART調(diào)制解調(diào)芯片與CPU之間的通信速度,。相比于URAT傳統(tǒng)接口按位傳輸,,AXI4總線(xiàn)接口可并行傳輸32位8個(gè)字節(jié),,數(shù)據(jù)傳輸速度可達(dá)到納秒級(jí)別,。通過(guò)AXI4總線(xiàn)模塊與CPU的互聯(lián),,實(shí)現(xiàn)結(jié)構(gòu)功能配置與數(shù)據(jù)的交互,。HART調(diào)制解調(diào)芯片高速通信接口設(shè)計(jì)基于FPGA平臺(tái)進(jìn)行原型驗(yàn)證,結(jié)果表明,,該架構(gòu)能有效識(shí)別HART通信協(xié)議,,CPU與HART芯片數(shù)據(jù)交互達(dá)到納秒級(jí)別,調(diào)制解調(diào)正確率高達(dá)100%,,滿(mǎn)足HART通信協(xié)議要求,。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專(zhuān)家下載不扣分,;重復(fù)下載不扣分,,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2