基于BCH糾錯(cuò)算法的編解碼器設(shè)計(jì)與實(shí)現(xiàn) | |
所屬分類:技術(shù)論文 | |
上傳者:aetmagazine | |
文檔大?。?span>937 K | |
標(biāo)簽: NAND Flash BCH碼 錢氏搜索 | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:隨著NAND Flash存儲(chǔ)單元的快速發(fā)展,存儲(chǔ)密度增加使得器件的出錯(cuò)概率增加,,為此提出了一種優(yōu)化的BCH編解碼器結(jié)構(gòu),編碼和解碼過(guò)程每個(gè)時(shí)鐘周期可以并行處理16位數(shù)據(jù),其中譯碼電路中的伴隨式模塊、錯(cuò)誤位置多項(xiàng)式模塊與錢氏(Chien)搜索模塊采取三級(jí)流水線結(jié)構(gòu),,糾錯(cuò)和檢錯(cuò)階段可以同時(shí)進(jìn)行,有效地提高數(shù)據(jù)的處理速度和糾錯(cuò)速度,。在完成電路的RTL設(shè)計(jì)后利用VCS工具完成了電路的仿真驗(yàn)證,,結(jié)果表明在傳輸8 192 bit數(shù)據(jù)生成672校檢因子情況下實(shí)現(xiàn)了48位糾錯(cuò),工作頻率最高支持200 MHz,。 | |
現(xiàn)在下載 | |
VIP會(huì)員,,AET專家下載不扣分,;重復(fù)下載不扣分,本人上傳資源不扣分,。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2