一種低功耗Sigma-Delta調(diào)制器的設(shè)計(jì) | |
所屬分類:參考設(shè)計(jì) | |
上傳者:aet | |
文檔大?。?span>1674 K | |
標(biāo)簽: IC設(shè)計(jì)軟件 | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:采用改進(jìn)的單環(huán)二階2 bit調(diào)制器架構(gòu)和低功耗AB類放大器電路,,實(shí)現(xiàn)了一種應(yīng)用于無(wú)線收發(fā)機(jī)系統(tǒng)中的低功耗Sigma-Delta調(diào)制器,。利用Matlab/Simulink進(jìn)行了建模仿真,優(yōu)化調(diào)制器系數(shù),,并采用TSMC 0.18 μm CMOS工藝進(jìn)行了電路設(shè)計(jì),。電路仿真結(jié)果表明, 在采樣頻率為1.228 8 MHz、過(guò)采樣率為64時(shí),,調(diào)制器的信號(hào)噪聲諧波失真比達(dá)到77.0 dB,,功耗為1.18 mW,具有低功耗特點(diǎn),。 | |
現(xiàn)在下載 | |
VIP會(huì)員,,AET專家下載不扣分;重復(fù)下載不扣分,,本人上傳資源不扣分,。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2